川村 信一
Shinichi Kawamura
副研究部門長
経歴
1983年 東京大学 工学部 電子工学科 卒業
1985年 東京大学大学院 工学系研究科 電気工学専攻 修士課程修了
1985年 (株)東芝 入社
1996年 東京大学大学院 工学系研究科 工学博士
2020年 (株)東芝 定年退職
2018年 産業技術総合研究所 サイバーフィジカルセキュリティ研究センター 研究副センター長 兼 ハードウェアセキュリティ研究チーム長
現在、産業技術総合研究所 サイバーフィジカルセキュリティ研究部門 副研究部門長。
専門は暗号実装とハードウェアセキュリティ。
論文業績 (代表的な5件)
- Shinichi Kawamura, Masanobu Koike, Fumihiko Sano, Atsushi Shimbo: "Cox-Rower Architecture for Fast Parallel Montgomery Multiplication", Eurocrypt2000, LNCS Vol.1807, pp.523-538, Springer-Verlag, 2000.
- Hanae Nozaki, Masahiko Motoyama, Atsushi Shimbo, Shinichi Kawamura: "Implementation of RSA Algorithm based on RNS Montgomery Multiplication," CHES2001, LNCS Vol.2162, pp.364-376, Springer-Verlag, 2001.
- Shinichi Kawamura, Atsushi Shimbo: "Fast Server-Aided Secret Computation Protocols for Modular Exponentiation", IEEE Journal on Selected Areas in Communications, Vol.11, No.5, pp.778-784, June 1993.
- Shinichi Kawamura, Yuichi Komano, Hideo Shimizu, Tomoko Yonemura: "RNS Montgomery Reduction Algorithms Using Quadratic Residuosity," Journal of Cryptographic Engineering, published online: 3, Sept. 2018 (Printed Journal, published in Vol.9, No.4, pp.313-331, 2019)
- Shinichi Kawamura, Yuichi Komano, Hideo Shimizu, Saki Osuka, Daiske Fujimoto, Yuichi Hayashi, Kentaro Imafuku: "Efficient algorithms for sign detection in RNS using approximate reciprocals," IEICE Trans. Fundamentals, Vol.E104-A, No.1 pp. 121-134, Jan. 2021.
ウェブサイト
- Google Scholar : https://scholar.google.com/citations?user=XCX13kQAAAAJ&hl=ja
受賞歴
- 電子情報通信学会 業績賞, 2021
- 電子情報通信学会 ISEC研究会活動貢献感謝状, 2016
- 電子情報通信学会 フェロー, 2014
- 情報処理学会 Specially Selected Paper Certificate, 2014
- 電子情報通信学会 基礎境界ソサイエティ功労賞, 2006
- 電子情報通信学会 学術奨励賞, 1993