佐藤 眞司
Shinji Sato
経歴
1981年 東京大学理学部物理学科 卒業
1981年 (株)富士通 入社
1982年 (株)富士通研究所へ異動
2000年 (株)マイクロアーク 入社
2003年 (株)電子商取引安全技術研究所 入社
2014年 独立行政法人情報処理推進機構 入構
2010年~2022年 ICシステムセキュリティ日本コンソーシアム(ICSS-JC)のリエゾンとして欧州JHAS会合に参加
2023年 独立行政法人情報処理推進機構 定年退職
現在、産業技術総合研究所 サイバーフィジカルセキュリティ研究センター セキュリティ保証スキーム研究チーム 招聘研究員
専門は、スマートカードと関連デバイスのITセキュリティ評価・認証
論文業績 (代表的な5件)
- Takahashi, Sato et al.: "A 240K Transistor CMOS Array with Flexible Allocation of Memory and Channels", 1985 IEEE International Solid-State Circuits Conference (an d also IEEE Journal of Solid-State Circuits, vol. sc-20, No.5, October 1985)
- Shinji Sato et al. : "On-Chip Testing for 30K-Gate Masterslice", 1986 IEEE Custom Integrated Circuits Conference
- Yachyang Sun, Sato et al. : "A Channel Router for Single Layer Customization Technology", 1991 IEEE International Conference on Computer-Aided Design
- Shinji Sato : "Simulated Quenching: A New Placement Method for Module Generation", 1997 IEEE International Conference on Computer-Aided Design
- Takashima, Sato et al. : "Two-Dimensional Placement Method Based on Divide-And-Replacement", 2002 Asia Pasific Conference on Circuits and Systems