鳥居 直哉
Naoya Torii
経歴
1981年 大阪大学 工学部通信工学科 卒業
1983年 大阪大学大学院通信工学専攻 博士前期課程修了
1983年 株式会社富士通研所 入所
2017年 横浜国立大学 博士(工学)
2018年 株式会社富士通研所 退職
2018年 創価大学 理工学部情報システム工学科 教授
2023年 創価大学 定年退職
2024年 産業技術総合研究所 サイバーフィジカルセキュリティ研究センター ハードウェアセキュリティ研究チーム 招聘研究員
論文業績 (代表的な5件)
- Naoya Torii, Hirotaka Kokubo, Dai Yamamoto, Kouichi Itoh, Masahiko Takenaka, and Tsutomu Matsumoto, "ASIC implementation of random number generators using SR latches and its evaluation," EURASIP J. on Info. Security, 2016, 10 (2016).
- Naoya Torii, Dai Yamamoto, Masahiko Takenaka, Tsutomu Matsumoto, "Experimental Evaluation on the Resistance of Latch PUFs Implemented on ASIC against FIB-Based Invasive Attacks," IEICE Trans. on Fundamentals, vol. E99-A, no. 1, pp. 118-129 (2016)
- Naoya Torii, Dai Yamamoto, Tsutomu Matsumoto, "Evaluation of Latch-based Physical Random Number Generator Implementation on 40 nm ASICs," TrustED '16: Proceedings of the 6th International Workshop on Trustworthy Embedded Devices pp.23-30 (2016)
- Souichi Okada, Naoya Torii, Kouichi Itoh, and Masahiko Takenaka, "Implementation of Elliptic Curve Cryptographic Coprocessor over GF(2^m) on an FPGA," CHES2000, LNCS vol. 1965, pp 25-40 Springer-Verlag (2000).
- Kouichi Itoh, Masahiko Takenaka, Naoya Torii, Syouji Temma, and Yasushi Kurihara, "Fast Implementation of Public-Key Cryptography on a DSP TMS320C6201,"CHES 1999, LNCS vol. 1717, pp 61-72 Springer-Verlag (1999).
Websites
- researchmap : https://researchmap.jp/7000026626
- Google Scholar : https://scholar.google.com/citations?hl=en&user=OAcO8bgAAAAJ